Binärer Zähler, SN74LS93D, Texas Instruments
Jeder monolithische Zähler enthält vier Master-Slave-Flipflops und zusätzliches Gating, um einen Divide-by-two-Zähler und einen dreistufigen Binärzähler bereitzustellen, bei dem die Zählzykluslänge beim SN74LS93D Divide-by-eight ist. Um die maximale Zähllänge (Dekade, Zwölftelung oder Vier-Bit-Binär) des Zählers zu nutzen, wird der CKB-Eingang mit dem QA-Ausgang verbunden. Der Eingangszählimpuls wird an den CKA-Eingang angelegt, und die Ausgänge sind wie in der entsprechenden Funktionstabelle beschrieben. Ein symmetrischer Zähler mit Zehnerteilung kann vom '90A- oder 'LS90-Zähler erhalten werden, indem der QD-Ausgang mit dem CKA-Eingang verbunden wird und der Eingangszählimpuls an den CKB-Eingang angelegt wird, was eine durch Zehn teilbare Rechteckwelle am Ausgang QA ergibt.