Doppel-D-Flip-Flop positiv flankengetriggert, SN74HCT74N, Texas Instruments
Der Baustein SN74HCT74N enthält zwei unabhängige D-Typ positiv flankengetriggerte Flipflops. Ein niedriger Pegel am Voreinstellungs- (PRE) oder Löscheingang (CLR) setzt den Ausgang, unabhängig vom Pegel des anderen Eingangs, zurück. Wenn PRE und CLR inaktiv (high) sind, werden die Daten am Dateneingang (D), die die Anforderungen an die Setup-Zeit erfüllen, mit der positiven Flanke des Taktimpulses (CLK) an den Ausgang übertragen. Die Taktauslösung erfolgt auf einem Spannungspegel und ist nicht direkt mit der Anstiegszeit von CLK verbunden. Nach dem Haltezeitintervall können die Daten am D-Eingang geändert werden, ohne den Pegel am Ausgang zu beeinflussen.
Features
- Ausgänge können bis zu 10 LSTTL-Lasten treiben
- Niedriger Eingangsstrom von 1 µA max
- Eingänge sind TTL-Spannungs-kompatibel