SN74HC112N | Texas Instruments

Dual J-K Negative-Edge-Triggered Flip-Flops, mit Clear und Preset, PDIP-16, Texas Instruments SN74HC112N

Bestellnr.: 62S9850
HTN:
SN74HC112N
SN74HC112N Texas Instruments Logik ICs
Abbildung kann abweichen
Einzelpreis (€ / Stk.)
0,8687 € *
Standardlieferzeit ab Hersteller beträgt: 1 Woche
Gesamtpreis:
8,69 € *
*inkl. MwSt. zzgl. Versandkosten
Zwischenverkauf vorbehalten
10 Stk.
0,8687 €

Gesteuertes Flipflop, SN74HC112N, Texas Instruments

Das Gerät SN74HC112N enthält zwei unabhängige J-K-Flipflops mit negativer Flanke. Ein niedriger Pegel an den Eingängen „Preset“ (PRE) oder „Clear“ (CLR) setzt oder löscht die Ausgänge, unabhängig von den Pegeln der anderen Eingänge. Wenn PRE und CLR inaktiv (hoch) sind, werden Daten an den Eingängen J und K, die die Anforderungen an die Einstellzeit erfüllen, bei der negativen Flanke des Taktimpulses (CLK) an die Ausgänge übertragen. Die Taktsteuerung erfolgt bei einem bestimmten Spannungspegel und steht in keinem direkten Zusammenhang mit der Abfallzeit des CLK-Impulses. Nach Ablauf der Haltezeit können die Daten an den Eingängen J und K geändert werden, ohne dass dies Auswirkungen auf die Pegel an den Ausgängen hat. Dieses vielseitige Flipflop kann als Toggle-Flipflop verwendet werden, indem J und K auf High gesetzt werden.

Anwendungen

  • Server
  • LED-Anzeigen
  • Netzwerk-Switch
  • Telekommunikationsinfrastruktur
  • Motortreiber
  • E/A-Erweiterungen
Technische Daten
Filter Merkmal Wert
max. Temperatur 85 °C
Ausgangsstrom 5.2 mA
Montage THT
min. Temperatur -40 °C
Gehäuse PDIP-16
Ausführung mit Clear und Preset
Produkt-Art Zweifache negativ flankengesteuerte J-K-Flipflops
Logistik
Merkmal Wert
MSL MSL 1
Zolltarifnummer 85423390
Ursprungsland US
Originalverpackung Stange mit 25 Stück
Compliance
Merkmal Wert
SVHC frei Ja
RoHS konform Ja
Stand der RoHS-Richtlinie 31.03.15